Προς το περιεχόμενο

Προτεινόμενες αναρτήσεις

Δημοσ.
12 ώρες πριν, PadPoet είπε

Πόσταρε μια screenshot από ZenTimings και Thaiphoon Burner να δούμε τι μνήμες έχεις.

bro !!!το συνεχιζει εδω ο φιλος 

 

  • Like 1
Δημοσ.
14 ώρες πριν, PadPoet είπε

Πόσταρε μια screenshot από ZenTimings και Thaiphoon Burner να δούμε τι μνήμες έχεις.

Το πρόβλημα με το συνδυασμό της gpu ήταν το ποστ που έχω σαν λύση και τα ρεύματα :

Στις 8/4/2025 στις 1:49 ΜΜ, kkatzos είπε

Κυρίως Vsoc και VDDP καθώς ανεβαίνουν οι απαιτήσεις σε αυτά όταν ανεβάζεις συχνότητα στις μνήμες.

 

Ήθελαν κατέβασμα μιας και στο auto έδινε αρκετά παραπάνω . 

Δημοσ.
6 ώρες πριν, korakios είπε

Ήθελαν κατέβασμα μιας και στο auto έδινε αρκετά παραπάνω . 

Προφανώς και ήθελαν αφού το Auto δίνει τιμές στο Θεό.

Αλλά στα 3600 vs 3200 προφανώς στο δεύτερο μπορούν να κατέβουν περισσότερο από ότι στο πρώτο.

Δημοσ. (επεξεργασμένο)
44 λεπτά πριν, kkatzos είπε

Προφανώς και ήθελαν αφού το Auto δίνει τιμές στο Θεό.

Αλλά στα 3600 vs 3200 προφανώς στο δεύτερο μπορούν να κατέβουν περισσότερο από ότι στο πρώτο.

ναι ,τα κατέβασα , βρήκα στο reddit τιμές αναφοράς 

Αναφορά σε κείμενο

 SoC Voltage: 950-1150mv (Suggestion: 1060mv)
Should not exceed 1200mv for long term usage. However, the SoC can experience instability from either high voltage (usually starting around 1150mv+, due to additional VRM signal noise) just as it can experience instability from too little voltage. Normal range for SoC voltage is usually 950-1100mv. Some chips want more SoC voltage for higher FCLK, some want less SoC voltage for higher FCLK. You'll need to determine yourself what your CPU likes. Normal ranges for SoC voltage at 1800Mhz is 950-1100mv, with most chips are happy in the 1050-1090mv range, it's rare that any chip benefits from 1150mv+.

CLDO VDDG I/O: 900-1100mv (Suggestion: 980mv)
As the name suggests, this is a low dropout voltage, which is derived from the SoC voltage via linear voltage regulator. This is the most useful voltage for stabilizing higher FCLK. Can approach but not exceed SoC voltage. Most chips prefer this to be somewhere in the range of 50-100mv less than SoC voltage, although some continue to scale FCLK right up until 10mv below SoC voltage. Like SoC voltage, either too high or too low can cause instability.

CLDO VDDG CCD: 900-1100mv (Suggestion: Auto/940mv)
Signal voltage for core communication across the IF. You rarely need to touch this unless trying to max FCLK. Most, but not all chips can run CCD at 900mv at 1800MHz for slightly reduced temperatures. Can approach but not exceed SoC voltage. Trying various combinations and spreads between VDDG I/O, CCD, and SoC can be useful when pushing FCLK/MCLK to 1900MHz+. Most chips like a 20-50mv spread between VDDG CCD and I/O when maxing FCLK.

CLDO VDDP: 900-1100mv (Suggestion: Auto/900mv)
DDR4 PHY signal voltage. 900mv is generally good for up to 1866MHz. Above 1866MHz, 996mv works for many chips up to 2000MHz FCLK.

SoC instability: Manifests in several ways. Severe instability may result in a failure to boot or crashing while trying to load windows. Minor instability may show up in Windows Event Viewer as WHEA errors. WHEA errors can be Fatal (usually results in BSOD's, reboots, or application crashing), Corrected (you won't notice anything, but performance may be lower due to PCI-E error correction kicking in), or Incorrectable (often accompanied by things like onboard audio distortion, USB dropouts, SATA/NVME dropouts, network connectivity issues). 

Επεξ/σία από korakios

Δημιουργήστε ένα λογαριασμό ή συνδεθείτε για να σχολιάσετε

Πρέπει να είστε μέλος για να αφήσετε σχόλιο

Δημιουργία λογαριασμού

Εγγραφείτε με νέο λογαριασμό στην κοινότητα μας. Είναι πανεύκολο!

Δημιουργία νέου λογαριασμού

Σύνδεση

Έχετε ήδη λογαριασμό; Συνδεθείτε εδώ.

Συνδεθείτε τώρα
  • Δημιουργία νέου...